マルチスレッド プロセッサ ニ オケル コウセイノウ キャッシュ メモリ アーキテクチャ ニ カンスル ケンキュウ
マルチスレッドプロセッサにおける高性能キャッシュメモリアーキテクチャに関する研究 / 小笠原嘉泰著
(博士学位論文 ; 博工甲第573号)
データ種別 | 図書 |
---|---|
著者標目 | 小笠原, 嘉泰 <オガサワラ, ヨシヤス> |
出版者 | 小金井 : 東京農工大学大学院工学府 |
出版年 | 2008.3授与 |
書誌詳細を非表示
別書名 | 異なりアクセスタイトル:high-Performance Cache Memory Architecture for Multithreaded Processors |
---|---|
大きさ | 198p ; 31cm |
本文言語 | 日本語 |
一般注記 | 所属: 電子情報工学 中條拓伯研究室 |
書誌ID | 1000184545 |